1. Kondisi [Back]
Kondisi 10: Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=0, B5=tidak dihubungkan, B6=clock
2.Gambar Rangkaian Simulasi [Back]
Percobaan 1, Kondisi 10:
3. Video Simulasi [Back]
Percobaan 1, Kondisi 10:
Percobaan 1. Kondisi 10:
Rangkaian pada gambar di atas merupakan kombinasi antara D Flip-Flop (IC 7474) dan JK Flip-Flop (IC 74LS112) yang dikendalikan melalui sejumlah saklar input. Pada bagian pertama, D Flip-Flop berfungsi untuk menyimpan data biner sesuai dengan nilai yang diberikan pada input D, di mana data tersebut hanya akan dipindahkan ke output Q ketika sinyal clock diberikan, sementara output Q̅ akan selalu menjadi komplemennya. Selanjutnya, keluaran dari D Flip-Flop dapat digunakan sebagai masukan bagi JK Flip-Flop sehingga data yang tersimpan dapat diproses lebih lanjut.
JK Flip-Flop sendiri memiliki sifat kerja yang lebih fleksibel, karena dapat melakukan fungsi hold (menahan kondisi), reset (menghasilkan logika 0), set (menghasilkan logika 1), maupun toggle (membalikkan kondisi sebelumnya), tergantung pada kombinasi nilai input J dan K yang diatur melalui saklar. Dengan demikian, rangkaian ini pada prinsipnya bekerja sebagai sistem penyimpanan sekaligus pengolah data sekuensial dua tahap, di mana D Flip-Flop bertugas menyimpan nilai masukan, dan JK Flip-Flop mengolah atau mengubah nilai tersebut sesuai kondisi input yang ditentukan.
5. Download [Back]
- Datasheet IC 7474 [klik disini]
- Datasheet IC 74LS112 [klik disini]
- Datasheet Switch [klik disini]
- Rangkaian Simulasi kondisi 10 [klik disini]
- Video Simulasi Kondisi 10 [klik disini]

Tidak ada komentar:
Posting Komentar