Modul 2 Flip-Flop
1. Jurnal [kembali]
2. Alat dan Bahan [kembali]
3. Rangkaian Simulasi [kembali]
T flip-flop adalah rangkaian logika sekuensial yang memiliki satu input T (toggle) dan dikendalikan oleh sinyal clock. Prinsip kerjanya adalah ketika T=0, output Q tetap mempertahankan keadaan sebelumnya (hold), sedangkan ketika T=1, setiap pulsa clock akan membalikkan (toggle) output Q menjadi kebalikan dari keadaan sebelumnya—jika Q=0 maka berubah menjadi 1, dan jika Q=1 maka berubah menjadi 0. Dengan cara kerja ini, T flip-flop sering digunakan sebagai pencacah biner (binary counter) karena setiap clock pulse menyebabkan output berubah secara bergantian antara logika 0 dan 1.
5. Video Rangkaian [kembali]
Percobaan 2 :
1. Analisa Input dan output masing masing kondisi sesuai jurnal
Jawab:
- T=don't care, B1=1, dan B0=0, jalur B0 membuat jalur reset aktif, hal inimembuat output Q=0 dan Q̅=1
- T=don't care, B1=0, dan B0=1, jalur B1 membuat jalur set aktif, hal ini membuat output Q=1 dan Q̅=0
- T=don't care, B1=0, dan B0=0, jalur B0 dan B1 membuat jalur reset dan set aktif, hal inimembuat output Q=1 dan Q̅=1
- T= cLOCK, B1=1, dan B0=1, kedua jalur tidak aktif yang membuat output berubah-ubah sesuai clock (toggle)
2. Analisa Kedudukan Pin R dan S terhadap kinerja flip flop
- Saat pin S aktif, kondisi set menjadi aktif yang membuat output Q = 1 dan Q̅ = 0 tanpa menunggu clock
- Saat pin R aktif, kondisi reset menjadi aktif yang membuat output Q = 0 dan Q̅ = 1 tanpa menunggu clock
- Saat kedua pin aktif, kondisi set dan reset menjadi aktif yang membuat output Q = 1 dan Q̅ = 1 tanpa menunggu clock
7. Link Download[kembali]
- Datasheet IC 7474 [klik disini]
- Datasheet IC 74LS112 [klik disini]
- Datasheet Switch [klik disini]
- Rangkaian Simulasi Percobaan 2 [klik disini]
- Video Simulasi Percobaan 2 [klik disini]
- Jurnal Praktikum [klik disini]


Tidak ada komentar:
Posting Komentar